Рефераты. Устройство динамической индикации






B

H

10

H

H

H

B

H

I2

B

H

B

H

H

11

H

H

B

H

H

I3

B

H

B

B

H

12

H

H

B

B

H

I4

B

B

H

H

H

13

H

B

H

H

H

I5

B

B

H

B

H

14

H

B

H

B

H

I6

B

B

B

H

H

15

H

B

B

H

H

I7

B

B

B

B

H

16

H

B

B

B

H

I8

B

 

 

 

 

 


Для построения необходимого коммутатора данной ИМС недостаточно. Для коммутации трех оставшихся входов требуется еще одна ИМС, в качестве которой модно использовать промышленный мультиплексор К133КП2.



Микросхема К133КП2 (рисунок 2.3) содержит два четырех входовых мультиплексора, имеющих общие входы выбора S0 и S1. У мультиплексоров МS A и MS есть собственные входы разрешения не а и b. От выхода каждого мультиплексора получаем код в не инверсной форме. Входы разрешения можно независимо использовать для стробирования выходов Y: если на вход  подать напряжение высокого уровня, логический уровень на выходе Y станет низким независимо от сигнальных и адресных входов. Если вход  активный, на выходе отображается тот уровень, который присутствует на выбираемом входе. Состояние мультиплексора К133КП2 дано в таблице 2.3.











   Рисунок 2.3




Таблица 2.3

Вход

Выход

Выбор

Разрешение


S2

S1

Y

*

*

B

H

H

H

H

I 1

H

B

H

I 2

B

H

H

I 3

B

B

H

I 4


            Для коммутации данных с 1 по 16 используется микросхема К133КП1, управление коммутацией будет производится четырьмя разрядами адреса - А1-А4. Пятый разряд адреса А5 используется для переключения ИМС, т.к. 16 вход коммутатора подключается к выходу по адресу А1=1, А2=1, А3=1, А4=1, а А5=0, он будет подаваться на вход разрешения мультиплексора КП1, что обеспечит работу ИМС. Вход разрешения у микросхемы КП2 инверсный, следовательно для работы второй половины коммутатора необходимо подавать на него инверсный сигнал А5. Выходы ИМС объединим по логическому ИЛИ, предварительно инвертировав выходы КП1.

            Для нашей схемы нужно четыре пары таких схем (рисунок 2.4). Первая пара схем будет содержать первый разряд выводимой цифры, вторая пара второй разряд, третья пара третий, а четвертая - четвертый (так как используется двоичный код).


3.   Выбор ИМС счетчика


            Счетчик представляет собой устройство предназначенное для подсчета числа сигналов, поступающих на его вход и фиксации этого числа в виде кода, хранящегося в триггерах. Количество разрядов счетчика определяется наибольшим числом, которое должно быть получено в каждом конкретном случае. Для счета и выдачи результатов в счетчиках имеется один вход и n-выходов. Счетчик имеет М=2n устойчивых состояний, включая нулевое и максимальное значение числа, до которого может вестись счет Nmax=2n -1, при n=5 Nmax=32, то есть счетчик должен состоять из пяти счетных триггеров, для того чтобы иметь К=32. Для данной схемы необходим пяти разрядный счетчик с коэффициентом пересчета 19. Требуемого счетчика в 133-ей серии нет. Следовательно, возьмем четырех разрядный счетчик К133ИЕ5 и добавим пятый разряд с помощью D-триггера переведенного в счетный режим.

            ИМС К133ИЕ5 (рисунок 3.1) является четырехразрядным, асинхронным счетчиком пульсаций. Счетчик имеет две части: делитель на 2 (выход Q0; тактовый вход ) и делителя на 8 (выходы Q1 - Q3; тактовый вход 1). Если микросхема применяется как счетчик - делитель на 16, необходимо соединить выводы 1 и 12 (Q0 с 1). Режимы работы счетчика указаны в таблице 2.1, последовательность счета - таблица 3.2.


Рисунок 3.1


Таблица 3.1

Выход сброса

 

Выход

 

R1

R2

Q0

Q1

Q2

Q3

B

B

H

H

H

H

H

B

Cчет

B

H

Счет

H

H

Счет


Таблица 3.2

Счет

Выход

Счет

Выход

 

Q0

Q1

Q2

Q3

 

Q0

Q1

Q2

Q3

0

H

H

H

H

8

H

H

H

B

1

B

H

H

H

9

B

H

H

B

2

H

B

H

H

10

H

B

H

B

3

B

B

H

H

11

B

B

H

B

4

H

H

B

H

12

H

H

B

B

5

B

H

B

H

13

B

H

B

B

6

H

B

B

H

14

H

B

B

B

7

B

B

B

H

15

B

B

B

B


            В качестве триггера выбрали ИМС К133ТМ которая содержит два независимых D триггера , имеющих общую цепь питания. У каждого триггера есть входы D, S, R, а также комплиментарные выходы Q и . Входы S и R - асинхронные, потому что они работают независимо от сигнала на тактовом входе; активный уровень для них низкий. Для перевода триггера в счетный режим необходимо соединить выход  с

входом D , после этого триггер будет менять свое состояние по положительному перепаду на тактовом входе С.

            На рисунке 3.4 показана схема пяти разрядного двоичного счетчика пульсаций с коэффициентом пересчета равным 19. Элементы 4И и 2И необходимы для сброса счетчика и обеспечения коэффициента пересчета равным 18.





















Рисунок 3.4


4. Выбор ИМС дешифратора разрядов.

 

    Дешифратор -   устройство   для  преобразования  двоичных  чисел  в десятичные или для  преобразования  в  единичную  посылку  на  одном  из выходов. Дешифраторы  широко  применяются  в  устройствах управления,  в системах цифровой индикации,  для построения распределителей импульсов по различным цепям и так далее.

    В нашем случае нам необходим дешифратор на 19 выходов.  Однако среди ИМС 133 серии не имеется дешифраторов с таким числом выходов.  Так как в 133 серии нет ИМС с числом адресных входов более 4,  то  для  построения дешифратора на 19 выходов воспользуемся двумя ИМС К133ИД3 и К133ИД4.

Микросхема К133ИД3    (рисунок    4.1)    дешифратор     позволяющий преобразовать четырехразрядный  код,  поступивший  на  входы  А0  - А4 в напряжение низкого логического уровня на одном из выходов.  ИМС имеет два инверсных входа  разрешения  дешифрации  1  и 2.  Эти входы необходимы  также при наращивании  числа  разрядов  дешифрируемого  кода.  Когда  на входах 1  и  2  присутствует напряжение высокого уровня,  на выходах появляются высокие  уровни.  Состояния  дешифратора  К133ИД3  указаны   в таблице 4.1.


Рисунок 4.1


    Для построения дешифратора на 16 выходов необходимо соединить  входы разрешения 1  и 2 у ИМС и подключить их к пятому разряду счетчика, то есть к пятому разряду адреса. Работать данная ИМС будет если на пятом разряде счетчика   будет   напряжение   логического   нуля,   тогда  код поступивший на адресные входы скоммутирует один из выходов.


   ИМС К133ИД4 (рисунок 4.2) содержит два дешифратора  на  4  выхода  с общими входами  адреса  А1  и  А2.  Кроме  этого каждый дешифратор имеет собственный вход разрешения  и .  Данная ИМС в нашей схеме будет использоваться как  дешифратор  на три выхода,  для этого соединим входы и ,  на них будет подаваться инверсный сигнал с пятого  разряда адреса.

Рисунок 4.2

Полученная схема (рисунок 4.3) работает следующим  образом:  если  на пятом разряде адреса логический ноль, то работает ИМС К133ИД3 осуществляя коммутацию с 0 по 15 выход, если на пятом разряде логическая единица, то в работу вступает ИМС К133ИД4 которая осуществляет коммутацию оставшихся с 16 по 18 выходов.

Страницы: 1, 2, 3



2012 © Все права защищены
При использовании материалов активная ссылка на источник обязательна.